000 | 00781nam#a2200277#c#4500 | ||
---|---|---|---|
003 | IEF | ||
005 | 20180219152351.0 | ||
008 | 000228s2000 ESP####fr####| 0||u|SPA|u | ||
017 | _aB. 37078-1999 | ||
020 | _a8429126163 | ||
040 | _aIEF | ||
041 | _aSPA | ||
100 | 1 |
_aPatterson, David A. _934488 |
|
245 |
_aEstructura y diseño de computadores _b interficie circuiteria _cprogramación: Tomo 1 |
||
260 |
_aBarcelona, etc. _b Reverté _c2000 |
||
300 |
_aXXXV, 416 p. _b tabl. _c28 cm. |
||
500 | _aIndices,glosario | ||
650 | 4 |
_aINFORMATICA _947116 |
|
650 | 4 |
_aORDENADORES _947888 |
|
650 | 4 |
_aPROGRAMACION DE ORDENADORES _948157 |
|
700 | 1 |
_aHennessy, John L. _921034 |
|
700 | 1 |
_aLarus, James R. _91092 |
|
942 | _cLIB | ||
942 | _z91904 | ||
999 |
_c23168 _d23168 |